裸板真理:慢下来,做对它

 似乎最近我们已经看到相当多的来自新客户新工作,有一点似乎普遍。部分的原因,我们花了很多时间做了这种新的工作。工程师,设计师和布局者正在赶时间,他们再也不能等待两到四个星期来提前交货了。

 

作为一个快速转型的制造商,我们有能力在这个时候紧缩。正如您可能预见的,这个时候紧缩导致了在我们的商店更多的设计错误和冲突的结果。(我本人对此感到内疚,我昨天也努力使失误得到弥补。)

 

我遇到的一些新的设计相当复杂,几何形状直线下降到最低,留下很少或没有妥协的余地。因此,让我们假设你的制版在设计纠错时所面临风险。

 

首先,让我们明确大多数的制造者对你就电气功能的问题可以和不可以做的。

 

对于大多数加工厂,手头上没有有一名电气工程师,检查电气设计的唯一的办法就是用一个网表比较。设计迭代(通过所提供的IPC D - 356的网表)核对客户提供的输出Gerber数据。如果一部分电气设计是错误的,但符合所有的制造标准,例如最小空间、所需的铜的重量等等,除非可以提供一个网表,否则很有可能无法制造版路。

 

例如,如果您无意中在layout阶段在一个平面上,一个区域灌注铜,应该把整个平面解除和短路在一起,没有IPC网表,board house并不一定会找到错误。

 

记住,大多加工厂不想要改变你的设计;事实上,我们通常希望尽可能少的改变对你的设计,我们只修改由于制造业关注的事情。

 

 

相比对于客户来说,功能对于board house意味着不同的东西。

 

对于大多board house,没有EE工作,功能仅仅意味着该板符合我们的生产标准,如垫的大小,最小的空间所需的铜重量等,此功能并不排除任何电气问题。

 

试图匆匆通过制造多次将造成在新的修订的结果。 差别匹配之间在对痕迹的长度或一致空间对类的东西 。通常来说,工程师会要求略有调整,如EMI问题,而且这些调整可能会影响的阻抗 。这些调整,包括增加铜注入,努力处理与EMI,并无意建立共面耦合,或为热量考虑带走金属作为参考平面。

 

我们的一些客户疏于在图纸上更新任何“锅炉”注释,这将导致冲突或其他问题。例如,您可能要更改的阻焊颜色,所以你必须表明你的新的颜色选择,在RFQ工厂店的销售。 在这一点上,如果存在冲突,销售需要澄清和更新图纸当前的颜色相匹配 。

 

如果不这样做,在你自己的工厂中,更多的时间可能会在不停反复中失去。

 

结合这一点,我们看到了工程师,设计师经历新一波的考验和磨难,其中许多是别人曾经犯过的错误,并出于同样的原因。

 

让我给你另一个例子。比如你是提供一个IPC的D - 356的网表,第一次和工厂告知你有14个破损或开网; 这都与非电镀孔有大表面设计,使表面连接是通过安装螺钉头来实现的。  这是很常见的的 。在这里,设计的IPC网表假设了一个在Gerber中根本不存在的连接。

 

 

同样,如果你在“castellations”的一部分边缘镀半孔,你也可能会收到制造者的电话,告知一个网表不匹配并被标识或开网。另外,这可能是由于安装螺钉或板而在设计网表上假设一个连接,即使这不是明显在Gerber上的数据。

 

 

底线是这样的:宁可做慢,也要做好。正如那句老话,如果你没有时间开始做正确的事,你将如何找到时间去纠正你的错误?

 

偷工减料以节省时间,并不能在新的修订中给你节省任何东西,如果问题不在布局或图纸生成的时候考虑,它们将在制造的时候爆发。花时间重新检查设计和输出Gerber文件,以确保你不会因为生产的耽误而损失更多的时间。

 

 

与往常一样,我真的很感激您。如果您有任何意见,问题或疑虑,请与我联系。 Thanks! 谢谢!

 

Mark Thompson是在Prototron Circuits的engineering support 。联系Mark,请点击here,或致电425-823-7000 。